Odpowiedz 
 
Ocena wątku:
  • 3 Głosów - 5 Średnio
  • 1
  • 2
  • 3
  • 4
  • 5
Synteza na układzie Si-570
SP6FRE Offline
Leszek
****

Liczba postów: 725
Dołączył: 20-09-2009
Post: #52
RE: Synteza na układzie Si-570
Faktycznie, uwzględniając co powiedziałeś wszystko jest jasne. Bit R/W można traktować jako najmłodszy bit adresu wtedy adresacja będzie 8 bitowa. Niemniej używając w przeszłości kilku urządzeń I2C zawsze miałem jasno podany adres zapisu i odczytu jako liczbę 8 bitową. i takiej właśnie używałem. Dla przykładu opis pamięci ATMEL 24C512 właśnie w taki sposób definiuje adresację:
pamięc 24C512
Generalnie biorąc dokumentacja do SI570 zawiera szereg takich 'skrótów' oraz miejsc gdzie można się potknąć. Na przykład przy sterowaniu należy poszczególne zmienne wpisywać łącznie do wspólnego rejestru co komplikuje algorytm sterowania. I na koniec dziwne przypisanie dzielników do liczb wpisywanych do rejestrów HS_DIV a także dzielnik N1, który musi być wpisywany o wartości o 1 mniejszej niż wyliczona z algorytmu. Dobrze chociaż, że to wszystko jednak działa ;-)
L.J.
(Ten post był ostatnio modyfikowany: 27-08-2010 22:41 przez SP6FRE.)
27-08-2010 22:40
Odwiedź stronę użytkownika Znajdź wszystkie posty użytkownika Odpowiedz cytując ten post
Odpowiedz 


Wiadomości w tym wątku
RE: Synteza na układzie Si-570 - SP6FRE - 27-08-2010 22:40

Skocz do:


Użytkownicy przeglądający ten wątek: 2 gości