(07-05-2017 22:09)SQ6QV napisał(a): "Będę starał sie pokazać pewną cechę układów Bezpośredniej Cyfrowej Syntezy częstotliowści, "
Kolega zapomniał dodać...pewną cechę DDSów sprzed 10 lat...bo AD9951 to 2008 rok.
Wszystko już o tym zostało napisane.
Gdzie ? Nie mogłem znaleźć w sieci rozwiązania mojego problemu ...
Prosze, podaj mi link to może jeszcze coś wyłapię istotnego czego nie wiem.
(07-05-2017 22:09)SQ6QV napisał(a): Wyjście różnicowe się przydaje, do odfiltrowania śmieci idących po zasilaniu, które inaczej się wymieszają z wyjściowym sygnałem...znaczy mało kto ich używa, ale trzeba dbać o zasilanie
Jak widać nie tylko o śmieci z zasilania tu chodzi lecz o wyciekający sygnał albo synchronizacji albo "digital core".
Dziś przysiadłem fałdy i znalazłem przyczynę.
Teraz wiedza dla innych błądzących : Wychodzi na to, że korzystając z wyjść jako niesymetrycznych ( do tej pory tak miałem ) będziemy mieli stały przeciek sygnału taktującego dzielonego przez cztery rdzenie, albo sygnału synchronizującego (też sysclk/4). Ja stawiam że winne są 4 rdzenie zamiast jednego.
Zastosuj Transformator na wyjściu i sygnał sysclk/4 znika (a raczej zmniejsza się do akceptowalnego poziomu).
(07-05-2017 22:09)SQ6QV napisał(a): Zawierały filtr dolnoprzepustowy, który MUSI być na wyjściu każdego DDSa
http://www.dl5mgd.de/dds/Bilder/Ad9951.png
Układ z tego linku będzie właśnie obarczony tą wadą o której tu trąbiłem, bo jest na tym schemacie wykorzystane wyjście niesymetryczne !