Liczba postów: 238
Liczba wątków: 33
Dołączył: 27-06-2009
02-11-2011, 22:25
(Ten post był ostatnio modyfikowany: 02-11-2011, 22:25 przez 3Z6AEF.)
(02-11-2011, 21:49)SQ6ADE napisał(a): [...]ciekaw jestem opinii negatywnych więc i zarazem budujących[...]
Mnie się podoba - wzmacniacz wejściowy także! :-)
Może tylko dałbym zasilanie do tranzystorów poprzez dławik zablokowany kondensatorem
oraz (ale to już marudzenie) diodę na wejście +12V i też ew. dławik.
Liczba postów: 30
Liczba wątków: 2
Dołączył: 17-08-2011
Mnie zastanawia jedna rzecz. Przejrzałem wątek - z reguły jest to PIC ew. AVR z dodatkowym dzielnikiem na wejściu. Jako heterodyna działa w takim urządzeniu generator LC. Dlaczego więc nie wykorzystuje się sygnału z tego dzielnika do stabilizacji częstotliwości FLL?
pozdrawiam,
Andrzej
Liczba postów: 541
Liczba wątków: 23
Dołączył: 05-04-2010
Bo ten dzielnik przed CPU nie działa w sposób ciągły. Jest zatrzymywany bramą i kasowany co okres pomiaru F.
tylko na FM UKF -> Just True Sound Hi-Fi
Liczba postów: 30
Liczba wątków: 2
Dołączył: 17-08-2011
Niekoniecznie. Jeśli np. wystarczy dokładność 1kHz i pomiar bramką 1sek, to na wejściu można dać dzielnik przez 1000, działający stale.
Liczba postów: 316
Liczba wątków: 9
Dołączył: 20-10-2010
05-02-2012, 2:02
(Ten post był ostatnio modyfikowany: 05-02-2012, 2:02 przez SQ8Z.)
kiedys OH6CJ kombinowal cos takiego:
http://www.qsl.net/om3cph/om3cph.html
pic frequency meter/ LCD display variants/ OH6CJ digital scale & frequency lock
sam miernik wykonalem, petli do stabilizacji nie robilem... i chodzil wysmienicie ;-)
ale wracajac do prostego Tyfona czy Tauruso podobnego... sprobuje ;-) tej petli
pozdrawiam
Krzysztof SQ8Z