09-08-2010, 21:25
OK, ponownie to nie jest sednem sprawy. Potwierdzam, że miało być "sinking current DAC" (poprawiłem w pierwszym poście), ale jak doczytasz dokładnie, to napisałem tam, że to że rezystory są podłączone do VDD jest OK. Problem w tym, że aby sygnał z DDS był maksymalnie czysty widmowo, wyjścia IOUT oraz /IOUT powinny być obciążone tą samą impedancją, a w rozwiązaniu proponowanym przez DL1ALT wg mnie nie są. Obejrzyj sobie schematy starter kitów (evaluation boards?) i zobacz jak tam robione jest wyjście np tu:
http://www.analog.com/static/imported-fi..._schem.pdf
lub tu:
http://www.analog.com/static/imported-fi..._schem.pdf
Pięknie, symetrycznie.
Bliższe temu (IMHO) jest rozwiązanie proponowane przez bg1ceo (link w pierwszym poście).
Piszesz żebym przesymulował - przecież pisałem, że to zrobiłem - zaproponowałem konkretne rozwiązanie. Zaproponuj proszę Twoje ale konkretnie, bo tak to nie bardzo jest o czym dyskutować.
Pozdrawiam,
http://www.analog.com/static/imported-fi..._schem.pdf
lub tu:
http://www.analog.com/static/imported-fi..._schem.pdf
Pięknie, symetrycznie.
Bliższe temu (IMHO) jest rozwiązanie proponowane przez bg1ceo (link w pierwszym poście).
Piszesz żebym przesymulował - przecież pisałem, że to zrobiłem - zaproponowałem konkretne rozwiązanie. Zaproponuj proszę Twoje ale konkretnie, bo tak to nie bardzo jest o czym dyskutować.
Pozdrawiam,
Jakub SQ8AQU

