09-08-2010, 16:19
Po pierwsze chciałem się przywitać - mam na imię Jakub - to pierwszy mój post na tym forum.
Podczas uruchamiania wspomnianego w tytule NWT500 wg DL1ALT i moich "walk" o uzyskanie jak największej dynamiki przyrządu przyjrzałem się uważniej schematowi. Ponieważ Operating Noise Floor dla AD8307 jest na posiomie -78dBm chcąc uzyskać dynamikę zblizoną do 90dB potrzeba, by na wyjściu z ERA1 było ok 10dBm (u mnie ok 3).
Oto co znalazłem. Oprócz oczywistych błędów (pin $70 AGND podłączone do VCC2 - to dla tych co sami projektują PCB - na mojej kupionej z allegro na szczęście tego błędu nie było) uwagę moją skupiłem na wyprowadzenie sygnału z DDS do wzmacniacza ERA1 poprzez filtr dolnoprzepustowy. To co jest zaproponowane na schemacie przez DL1ALT wygląda podejrzanie (moja niewiedza? niedopatrzenie autora? a może celowy błąd?)
http://www.dl1alt.de/NWT502/Schaltung_NWT-502_V2_3.pdf
W tym zaproponowany filtr jest 22/27/22nH oraz 3x 4p7; w schemacie, który ja posiadam jest 3x 22nH i 3x 6p8. I tu i tu na wejściu znajduje się 100R do masy - w jakim celu tego nie rozumiem wcale. Wg mnie powinno być tak:
http://www.wa4dsy.net/cgi-bin/lc_filter?...s=MHZ&Z=50
czyli 3x22nH oraz 6p8/12p/12p/6p8 (6p8 zamontowany _zamiast_ 100R)
Kolejny problem - /IOUT obciążone jest poprzez 50R do VDD (to jest ok, bo w AD9858 jest sinking current DAC) ale IOUT obciążony będzie inną impedancją (100R do VDD rownolegle z 50R impedancja LPF) Czy nie powinno to być zrealizowane w takim przypadku tak? :
[attachment=1394]
źródło: http://www.qsl.net/bg1ceo/Tech_topic/rf/...G_SRC.html
Pozdrawiam,
Podczas uruchamiania wspomnianego w tytule NWT500 wg DL1ALT i moich "walk" o uzyskanie jak największej dynamiki przyrządu przyjrzałem się uważniej schematowi. Ponieważ Operating Noise Floor dla AD8307 jest na posiomie -78dBm chcąc uzyskać dynamikę zblizoną do 90dB potrzeba, by na wyjściu z ERA1 było ok 10dBm (u mnie ok 3).
Oto co znalazłem. Oprócz oczywistych błędów (pin $70 AGND podłączone do VCC2 - to dla tych co sami projektują PCB - na mojej kupionej z allegro na szczęście tego błędu nie było) uwagę moją skupiłem na wyprowadzenie sygnału z DDS do wzmacniacza ERA1 poprzez filtr dolnoprzepustowy. To co jest zaproponowane na schemacie przez DL1ALT wygląda podejrzanie (moja niewiedza? niedopatrzenie autora? a może celowy błąd?)
http://www.dl1alt.de/NWT502/Schaltung_NWT-502_V2_3.pdf
W tym zaproponowany filtr jest 22/27/22nH oraz 3x 4p7; w schemacie, który ja posiadam jest 3x 22nH i 3x 6p8. I tu i tu na wejściu znajduje się 100R do masy - w jakim celu tego nie rozumiem wcale. Wg mnie powinno być tak:
http://www.wa4dsy.net/cgi-bin/lc_filter?...s=MHZ&Z=50
czyli 3x22nH oraz 6p8/12p/12p/6p8 (6p8 zamontowany _zamiast_ 100R)
Kolejny problem - /IOUT obciążone jest poprzez 50R do VDD (to jest ok, bo w AD9858 jest sinking current DAC) ale IOUT obciążony będzie inną impedancją (100R do VDD rownolegle z 50R impedancja LPF) Czy nie powinno to być zrealizowane w takim przypadku tak? :
[attachment=1394]
źródło: http://www.qsl.net/bg1ceo/Tech_topic/rf/...G_SRC.html
Pozdrawiam,